您好,欢迎来到尚佳旅游分享网。
搜索
您的当前位置:首页八位数字抢答器实训报告

八位数字抢答器实训报告

来源:尚佳旅游分享网
八位数字抢答器设计

一、实训目的

1、明确设计任务和要求,了解数字电子技术的基本应用过程及领域。 2、理解数字抢答器的设计原理、参考电路

3、理解数字抢答器基本电路的构成原理及分析方法 4、掌握数字抢答器的装配及调试方法

5、理解数字抢答器常用元器件的工作原理、特性、主要参数及应用 二、实训器材 名称 74LS148(8线-3线优先编码器) 74LS279 (4位锁存器) 74LS48(4线-7段译码器) 74LS192(十进制加/减计数器) NE555(555定时器) 74LS00(4-2输入与非门) 电阻1KΩ 数量 1 1 3 2 2 1 1 名称 电阻510Ω 电阻10KΩ 电阻15 KΩ 电阻68 KΩ 电容 0.1uF 电容 10uF 5V稳压电源 3

数量 1 9 1 1 1 1 1 名称 LED二极管 7段数码管 导线、焊锡 多功能板 松香 铬铁 镊子 数量 2 3 若干 1 1 1 1

三、设计思想

接通电源后,主持人将开关拨到″清除″状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置于开始状态,宣布\"开始\"抢答器工作。定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。 如果再次抢答必须由主持人再次操作\"清除\"和\"开始\"状态开关。

1、复习编码器、十进制加/减计数器的工作原理。 2、设计可预置时间的定时电路。 3、分析与设计时序控制电路。 4、 画出定时抢答器的整机逻辑电路图

四、抢答器设计任务与要求、设计原理与参考电路 (一)设计任务与要求

1、抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~S7表示。 2、设置一个系统清除和抢答控制开关S,该开关由主持人控制。

3、抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示(也可设置报警电路让扬声器发出声响提示)。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。

4、抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动\"开始\"键后,定时器进行减计时(若加报警电路,扬声器同时发出短暂的声响,声响持续的时间0.5秒左右)。 5、参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。

6、如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。

4

(二)参考电路

1、抢答器电路

如图2,该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。工作过程:开关S置于\"清除\"端时,RS触发器的输出端均为0 ,4个触发器输出置0,使74LS148的控制端为0,使之处于工作状态。当开关S置于\"开始\"时,抢答器处于等待工作状态,当有选手将键按下时(如按下S5),74LS148的输出经RS锁存后,1Q=1,74LS48处于工作状态,4Q3Q2Q=101,经译码显示为\"5\"。此外,1Q=1,使74LS148 =1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的输出端为1,此时由于1Q仍为1,使74LS148的控制端为1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置于\"清除\"端,然后再进行下一轮抢答。74LS148为8线-3线优先编码器,表1为其功能表。

5

图2

表2 74LS48的功能真值表

功能 输入 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 灭灯 灭零 试灯 LT RBI 1 1 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × 1 × × × 1 0 0 × 输入 A3 A2 A1 A0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 ×××× 0 0 0 0 ×××× 输入/输出 BI/RBO 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 输出 a b c d e f g 1 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 0 0 1 1 1 0 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 0 0 1 1 0 0 0 1 1 0 1 0 0 1 1 0 0 1 0 1 0 0 0 1 1 1 0 0 1 0 1 1 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 显示 字形 表2为七段显示译码器74LS48的逻辑功能表。其中:a~g为译码输出端。另外,它还有3个控制端:试灯输入端LT、灭零输入端RBI、特殊控制端BI/RBO。其功能为:

(1)正常译码显示。LT=1,BI/RBO=1时,对输入为十进制数l~15的二进制码(0001~1111)进

6

行译码,产生对应的七段显示码。

(2)灭零。当输入RBI =0 ,而输入为0的二进制码0000时,则译码器的a~g输出全0,使显示器全灭;只有当RBI =1时,才产生0的七段显示码。所以RBI称为灭零输入端。表4-2-6 七段显示译码器7448的逻辑功能表

(3)试灯。当LT=0时,无论输入怎样,a~g输出全1,数码管七段全亮。由此可以检测显示器七个发光段的好坏。 LT称为试灯输入端。

(4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可以作输出端。

作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭,因此BI称为灭灯输入端。

输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。所以,RBO 又称为灭零输出端。

将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。 在多位十进制数码显示时,整数前和小数后的0是无意义的,称为“无效0”。

2定时电路

由节目主持人根据抢答题的难易程度,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS192进行设计,具体电路如图3所示。

7

3报警电路

由555定时器和三极管构成的报警电路如图4所示。其中555构成多谐振荡器,振荡频率 fo=1.43/[(R1+2R2)C],其输出信号经三极管推动扬声器。PR为控制信号,当PR为高电平时,多谐振荡器工作,反之,电路停振。

五、实训方法

1、组装调试抢答器电路。

2、设计可预置时间的定时电路,并进行组装和调试。当输人1Hz的时钟脉冲信号时,要求电路能进行减计时,当减计时到零时,能输出低电平有效的定时时间到信号。 3、组装调试报警电路。

4、完成定时抢答器的联调,注意各部分电路之间的时序配合关系。然后检查电路各部分的功能,使其满足设计要求。

8

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- shangjiatang.cn 版权所有 湘ICP备2022005869号-4

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务