您好,欢迎来到尚佳旅游分享网。
搜索
您的当前位置:首页填空题名词解释

填空题名词解释

来源:尚佳旅游分享网
1.cache是一种高速缓冲存储器,是为了解决(_CPU___和__主存)之间速度不匹配而采用的一项重要技术。 2.总线数据通信方式按照传输定时的方法可分为(同步)式和(_异步)式两类。

3.浮点数加/减法运算需要经过(对阶),(相加)_,规格化,舍入操作和判断结果的正确性五个步骤。

4.在I/O控制方式中,主要由程序实现的是(_中断方式_)和(通道方式)。

5.在运算过程中出现数据超出表示范围的现象,就发生(溢出)_,这时,运算结果是_(错误)_的。

6.条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于程序控制类指令,这类指令在指令格式中所表示的地址不是(操作数)_的地址,而是下一条指令_的地址。

7.软磁盘和硬磁盘的存储原理_和记录方式基本相同,但在结构和_性能_上存在较大差别。

8.计算机的_是计算机__结构的重要组成部分,也是计算机不同于一般电子设备的本质所在。

9.外存储器与内存储器相比,外存储器速度慢_,容量大__,成本低。

10.EPROM是指_紫外线擦除,可编程的可读_存储器。 11. 一位十进制数,用BCD码表示需要4__位二进制码,用ASCII码表示需要_7__位二进制码。

12.虚拟存储器指的是__主存——外存_层次,它给用户提供了一个比实际主存空间大得多的_程序地址空间。 1.计算机的存储器系统是指cache,_内存_,_外存_。 2.移码表示法主要用于表示_浮点_数的阶码E,有利于比较两个数_阶码_的大小。

3.完整的计算机系统应包括配套的_硬件系统_和_软件系统__。

4.系统总线中地址线的功能是用于指定_存储器_和I/O设备_单元或端口_的地址。

5.串行传输只需___一条_数据传输线,线路的成本低,适合于_短距离_的数据传输。

6.指令格式是指令字用二进制代码表示的结构形式,通常

由_操作码_字段和__操作数字段组成。

7.CD-ROM光盘是___只读型__型光盘,可用做计算机的_

外部__存储器和数字化多媒体设备。

8.微程序控制器主要由__控制存储器_、_微命令寄存器_、

微地址寄存器和地址转移逻辑等组成。

9.运算器虽有许多部件组成,但核心部件是_算数_与_逻辑

_运算部件。

10.CPU响应中断时,进入“中断周期”采用硬件方法保

护并更新程序计数器PC内容,而不是由软件完成,主

要因为能进入__中断处理_并能正确_返回_源程序。

11.磁盘上常用的记录方式可分为归零制、不归零制,___调相__制,__调频__制等多种类型。

12.存储___程序__并按__程序__顺序执行,这是冯·诺依曼型计算机的工作原理。

1.I/O设备的编址方式通常有__编址__和_统一编址_两种方式。

2.虚拟存储技术就是利用一个实际存在的容量较小的物理空间模拟一个__比实际内存空间大得多的__存储空间。 3.在黑白显示器中,显示的灰度级是指_像素点的亮暗差别_。

4.为提高大批量数据传送的效率,在输入输出系统中引入_DMA_方式进行数据传送。

5.存储器的最大容量可由存储器的 内存和外存之和 确定,通常我们称1GB=_1024__MB。

6.当前汉字在计算机中的编码分为_输入_码和_机内__码两种。

7.磁盘存储器由磁盘、磁头、磁头定位系统和_传动系统__等部分组成,一般将这些部件统称为磁盘驱动器。 8.定点16位字长的字,用二进制补码表示时,一个字所能表示的整数范围是____ -215

~ +(215

-1)__。 9.某计算机的字长是16位,它的存储容量是KB,若按字编址,它的寻址范围是___ 0-32K

10.主存储器和CPU之间增加高速缓冲存储器的目的是解决__CPU和主存之间速度不匹配。

11.能被CPU直接访问的存储器是 内存储器。

12.在定点二进制运算器中, 减法运算一般通过 补码运算的二进制加法器(利用补码化为加法)来实现。 13.如指令中的地址码就是操作数的有效地址,那么这种寻址方式称为操作数的寻址方式。 14.PCI总线是 位的。 15.循环冗余码简称为多项式 码。

16.寄存器间接寻址方式中,操作数处在内存中。 17.用浮点数来表示的优点是数值范围不受 与 表示格式不受 。 18.运算器的主要功能是进行算术运算 与 逻辑运算 运算。19.目前计算机进行DMA传送时,CPU一般是要让出对系

统总线的控制权,交给DMA控制。

16.随机访问存储器(RAM):能够快速方便地访问任何地址

中的内容,访问的速度与存储位置无关。

17.地址码:指的是下一条指令所在位置

16.堆栈指针:堆栈——数据的写入写出不需要地址,按先

进后出的顺序读取数据的存储区.

指针——是一个用来指示一个内存地址的计算机语言的

变量或处理器(CPU)中寄存器(Register)

17.硬连线控制器:是由基本逻辑电路组成的,对指令中的操作码进行译码, 并产生相应的时序控制信号的部件,又称组合逻辑控制器。

硬连线逻辑——一种控制器逻辑,用一个时序电路产生时间控制信号,采用组合逻辑电路实现各种控制功能。 18.并行传输——每个数据位都需要单独一条传输线,所有的数据位同时进行传输。(在采用并行传输方式的总线中,除了有传输数据的线路外,还可以具有传输地址和控制信号的线路,地址线用于选择存储单元和设备,控制线用于传递操作信号)

16.中断嵌套——多级中断系统中,CPU在处理一个中断的过程中又去响应另一个中断请求;

17.微地址寄存器——微地址寄存器是微程序控制器设计结构的组成部分。

18.寻址方式——是指确定本条指令的数据地址,以及下一条将要执行的指令地址的方法。

16.RAM——随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。 17.指令系统——计算机中各种指令的集合。

18.显示器分辨率——是衡量显示器的一种标准,以图像的点数(像素)为单位,显示器分辨率越高其显示器就越好;

16.主机——主机中包含了除输入输出设备以外的所有电路部件,是一个能够工作的系统。

17.ROM——只读存储器,一种只能读取数据不能写入数据的存储器。

18.指令周期:从一条指令的启动到下一条指令启动的间隔时间。 21.微程序——存储在控制存储中的完成指令功能的程序,由微指令组成。

22.并行总线接口——I/O接口模板和外设的数据交换为并行方式。(并行数据接口)

23.分辨率:是衡量显示器显示清晰度的指标,以像素的个数为标志。

16.CPU——处理器,是计算机的核心部件,同运算

器和控制器构成。

17.Cache命中——CPU访问主存的数据或代码存在于cache中的情形时,称为Cache命中;

18.总线周期——是总线接口部件完成一个取指令或传送数据的完整操作所需的最少时钟周期数。

21.微程序:存储在控制存储中的完成指令功能的程序,由微指令组成

22.主设备:在通过总线进行数据传输的多个设备中,获得总线控制权的设备称为总线的主设备。

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- shangjiatang.cn 版权所有 湘ICP备2022005869号-4

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务